Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/41070
Full metadata record
DC FieldValueLanguage
dc.description.resumoNeste trabalho é discutido o uso da codificação ADPCM ("Adaptive Differential Pulse Code Modulation") a taxa de bits variável (40, 32, 24 e 16 Kbit/s) combinado com a técnica DSI ("Digital Speech Interpolation") na implementação de um equipamento para aumentar a capacidade de transmissão de entroncamentos digitais. Neste equipamento, denominado Multiplicador de Circuitos Digitais (M C D ), os sinais de voz devem ser codificados com 4, 3 ou 2 bits, dependendo das condições de tráfego. Para os sinais de dados na faixa de voz devem ser alocados continuamente 5 bits/amostra (40 Kbit/s) sob quaisquer condições de tráfego. O uso da codificação ADPCM a taxas de bits variável de 40 a 16 Kbit/s é justificado baseado na probabilidade de ocorrência de "clippi.ng" e nos resultados de desempenho apresentados pelo algoritmo de codificação.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqTelecomunicações.pt_BR
dc.citation.issue6pt_BR
dc.titleCodificação ADPCM a taxa de bits variável para equipamentos multiplicadores de circuitos digitais.pt_BR
dc.date.issued1988-
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/41070-
dc.date.accessioned2025-03-14T21:20:32Z-
dc.date.available2025-03-14-
dc.date.available2025-03-14T21:20:32Z-
dc.typeArtigo de Eventopt_BR
dc.subjectEquipamentos multiplicadores - circuitos digitaispt_BR
dc.subjectCircuitos digitaispt_BR
dc.subjectCodificação ADPCMpt_BR
dc.subjectAdaptive Differential Pulse Code Modulationpt_BR
dc.subjectTaxa de bits variávelpt_BR
dc.subjectTécnica DSIpt_BR
dc.subjectDigital Speech Interpolationpt_BR
dc.subjectMultiplicador de circuitos digitaispt_BR
dc.subjectMultiplier equipment - digital circuitspt_BR
dc.subjectDigital circuitspt_BR
dc.subjectADPCM codingpt_BR
dc.subjectAdaptive Differential Pulse Code Modulationpt_BR
dc.subjectVariable bit ratept_BR
dc.subjectDSI techniquept_BR
dc.subjectDigital Speech Interpolationpt_BR
dc.subjectDigital circuit multiplierpt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorBELINAZO, César Henrique.-
dc.creatorYAMAMOTO, José Sindi.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeVariable bit rate ADPCM coding for digital circuit multiplier equipment.pt_BR
dc.identifier.citationBELINAZO, César Henrique; YAMAMOTO, José Sindi. Codificação ADPCM a taxa de bits variável para equipamentos multiplicadores de circuitos digitais. In: 6º SIMPÓSIO BRASILEIRO DE TELECOMUNICAÇÕES, 1988, Campina Grande - PB. Anais [...]. Campina Grande - PB: Universidade Federal da Paraíba, 1988. Simpósio Temático 04: Transmissão Digital I. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/41070pt_BR
Appears in Collections:Simpósio Temático 04: Transmissão Digital I

Files in This Item:
File Description SizeFormat 
CODIFICAÇÃO ADPCM A TAXA DE BITS - 6° SIMPOSIO BRASILEIRO DE TELECOMUNICAÇÕES 1988.pdfCodificação ADPCM a taxa de bits variável para equipamentos multiplicadores de circuitos digitais. - 6° Simposio Brasileiro de Telecomunicações 19882.46 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.