Please use this identifier to cite or link to this item:
http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/31085
Title: | Detecção de início-fim de elocuções para verificação de locutor em sistemas embarcados. |
???metadata.dc.creator???: | ALVES, João Viniccius Gomes. MELCHER, Elmar Uwe Kurt. FECHINE, Joseana Macêdo. |
Keywords: | Sistema embarcado;Detecção de endpoints;Energia do sinal de voz;Metodologia de concepção de IP-Core;ipPROCESS;FPGA - Field Programmable Gate Array;Embedded system;Endpoint detection;Voice signal energy;IP-Core design methodology |
Issue Date: | 2009 |
Publisher: | Universidade Federal de Campina Grande |
Citation: | ALVES, João Vinicius Gomes; MELCHER, Elmar Uwe Kurt; FECHINE, Joseana Macêdo. Detecção de início-fim de elocuções para verificação de locutor em sistemas embarcados. In: CONGRESSO DE INICIAÇÃO CIENTÍFICA DA UFCG, 6., 2009, Campina Grande. Anais [...]. Campina Grande - PB, 2009. ISSN: 2177-112X. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/31085 |
???metadata.dc.description.resumo???: | O trabalho proposto visa à obtenção e implementação em hardware de um detector de início/fim (endpoints) de elocuções a ser aplicado na verificação de locutor em sistemas embarcados. A importância deste estudo consiste em determinar, a partir de parâmetros temporais da voz, o início e o fim de uma elocução, excluindo os intervalos de silêncio e o ruído nela presentes. Dessa forma, é possível diminuir a quantidade de sinal a ser processado e, consequentemente, os custos com memória e tempo de processamento para extração das características relevantes para o processo de verificação de locutor. Para a implementação em hardware do detector, utilizou-se o dispositivo programável (FPGA), com o auxílio da metodologia de concepção de IP-Core denominada ipPROCESS. |
Abstract: | The proposed work aims to achieve the hardware implementation of a detector to start / end (endpoints) from utterance to be applied in the speaker verification of embedded systems. The importance of this study is to determine, from time parameters of the voice, the beginning and end of an utterance, excluding intervals of silence and noise present in it. Thus, it is possible to decrease the amount of signal being processed and therefore the cost of memory and processing time for extraction of features relevant to the process of speaker verification. For implementation in hardware of the detector was used the programmable device (FPGA), using the methodology of design of IP-Core called ipPROCESS. |
Keywords: | Sistema embarcado Detecção de endpoints Energia do sinal de voz Metodologia de concepção de IP-Core ipPROCESS FPGA - Field Programmable Gate Array Embedded system Endpoint detection Voice signal energy IP-Core design methodology |
???metadata.dc.subject.cnpq???: | Ciência da Computação. |
URI: | http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/31085 |
Appears in Collections: | VI CIC. UFCG - Artigos - Engenharias e Ciências Exatas |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
DETECÇÃO DE INÍCIO-FIM DE ELOCUÇÕES - ANAIS CIC-UFCG 2009..pdf | Detecção de início-fim de elocuções para verificação de locutor em sistemas embarcados. - Anais CIC UFCG 2009 | 822.24 kB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.