Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20963
Full metadata record
DC FieldValueLanguage
dc.creator.IDOLIVEIRA, D. N. P.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/2009050510656179pt_BR
dc.contributor.advisor1MORAIS, Marcos Ricardo Alcântara.
dc.contributor.advisor1IDMORAIS, M. R. A.pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/6425114303423453pt_BR
dc.contributor.referee1SANTOS JÚNIOR, Gutemberg Gonçalves dos.
dc.description.resumoEsse projeto apresenta a documentação do fluxo de projeto de circuitos integrados para a tecnologia FD-SOI em 28nm. Neste trabalho, é proposto um fluxo de síntese lógica e física e concepção de leiaute para a transformação de uma programação lógica em um conjunto de poços de silício dopado. Com o intuito de otimizar a área, consumo e temporização do leiaute final, foi aplicado o método de estruturação do caminho de dados. Dessa forma, esse relatório de estágio reporta a consolidação do fluxo de implementação física utilizado no desenvolvimento de CIs de baixo consumo e alta densidade.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica.pt_BR
dc.titleFluxo de projeto de circuitos integrados em tecnologia FD-SOI 28nm baseado em estrutura de caminho de dados.pt_BR
dc.date.issued2021-05-10
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20963
dc.date.accessioned2021-09-01T18:49:48Z
dc.date.available2021-09-01
dc.date.available2021-09-01T18:49:48Z
dc.typeTrabalho de Conclusão de Cursopt_BR
dc.subjectEstágio em Engenharia Elétricapt_BR
dc.subjectCircuito integradopt_BR
dc.subjectMicroeletrônicapt_BR
dc.subjectFluxo de projetopt_BR
dc.subjectSíntese lógicapt_BR
dc.subjectSíntese físicapt_BR
dc.subjectEstrutura de caminho de dadospt_BR
dc.subjectTecnologia FD-SOI 28nmpt_BR
dc.subjectInternship in Electrical Engineeringpt_BR
dc.subjectIntegrated circuitpt_BR
dc.subjectMicroelectronicspt_BR
dc.subjectProject flowpt_BR
dc.subjectLogical synthesispt_BR
dc.subjectPhysical synthesispt_BR
dc.subjectData path structurept_BR
dc.subject28nm FD-SOI technologypt_BR
dc.rightsAcesso Abertopt_BR
dc.creatorOLIVEIRA, Débora Nunes Pinto de.
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeDesign flow of integrated circuits in 28nm FD-SOI technology based on data path structure.pt_BR
dc.identifier.citationOLIVEIRA, Débora Nunes Pinto de. Fluxo de projeto de circuitos integrados em tecnologia FD-SOI 28nm baseado em estrutura de caminho de dados. 2021. 47f. (Relatório de Estágio Supervisionado) Curso de Bacharelado em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática, Universidade Federal de Campina Grande - Paraíba - Brasil, 2021. Disponível em: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/20963pt_BR
Appears in Collections:Curso de Bacharelado em Engenharia Elétrica - CEEI - Relatórios de Estágio

Files in This Item:
File Description SizeFormat 
DÉBORA NUNES PINTO DE OLIVEIRA - RELATÓRIO DE ESTÁGIO ENG. ELÉTRICA 2021.pdfDébora Nunes Pinto de Oliveira - Relatório de Estágio Eng Elétrica 2021.4.79 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.