Please use this identifier to cite or link to this item: http://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/10320
Full metadata record
DC FieldValueLanguage
dc.creator.IDPRINTES, A. L.pt_BR
dc.creator.Latteshttp://lattes.cnpq.br/8503216484310346pt_BR
dc.contributor.advisor1MELCHER, Elmar Uwe Kurt.-
dc.contributor.advisor1FREIRE, Raimundo Carlos Silvério.-
dc.contributor.advisor1IDMELCHER, E. U. K.pt_BR
dc.contributor.advisor1IDFREIRE, R. C. S.-
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/2995510206880397pt_BR
dc.contributor.advisor1Latteshttp://lattes.cnpq.br/4016576596215504-
dc.contributor.referee1CARVALHO, João Marques de.-
dc.contributor.referee2OLIVEIRA, Amauri.-
dc.description.resumoEste trabalho descreve a implementação de parte de um sistema voltado a extração de objeto em imagens com fundo estático e não homogêneo em tempo real, capaz de suportar pequenas variações globais e locais de luminosidade. O sistema descrito, propõe uma implementação em hardware reconfigurável de um algoritmo para extração de objetos, que foi adaptado objetivando permitir uma implementação em hardware, com baixo custo e operação em tempo real, visando as aplicações do mercado de entretenimento. São apresentados resultados de simulações que validam a funcionalidade do algoritmo para as aplicações em questão. Neste trabalho também e apresentada a plataforma GP1P-01 (General Purpose Image Processor), concebida e implementada com o objetivo de atender aos requisitos mínimos de um sistema embarcado de prototipagem para aplicações em processamento de imagens em tempo real, necessário para o desenvolvimento do sistema proposto.pt_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentCentro de Engenharia Elétrica e Informática - CEEIpt_BR
dc.publisher.programPÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICApt_BR
dc.publisher.initialsUFCGpt_BR
dc.subject.cnpqEngenharia Elétrica-
dc.titleCircuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real visando baixo custo.pt_BR
dc.date.issued2002-12-02-
dc.description.abstractThis thesis describes the implementation of part of a system, aimed at making the extraction of objects from images with static and non-homogeneous backgrounds in real time, capable of tolerating slight global and local brightness variations. This system proposes a re-configurable hardware implementation of a background subtraction algorithm, which was adapted in order to allow a low cost hardware implementation, and real time operation, to render it suitable for applications in the entertainment industry. Simulation results are presented, which validate the algorithm functionality for such applications. A GPEP-01 (General Purpose Image Processor) platform is also presented. This platform has been designed and implemented to achieve the minimum requirements of a prototyping embedded system for real time image processing applications, needed for development of the proposed system.pt_BR
dc.identifier.urihttp://dspace.sti.ufcg.edu.br:8080/jspui/handle/riufcg/10320-
dc.date.accessioned2019-12-18T17:56:17Z-
dc.date.available2019-12-18-
dc.date.available2019-12-18T17:56:17Z-
dc.typeDissertaçãopt_BR
dc.subjectCircuitos integrados-
dc.subjectASIC-
dc.subjectProcessamento de Imagem - Segmentação-
dc.subjectExtração de Objetos - Algoritmo-
dc.subjectHardware Reconfigurável - Sistema-
dc.subjectPlataforma GP1P-01 (General Purpose Image Processor)-
dc.subjectIntegrated Circuits-
dc.subjectImage Processing - Segmentation-
dc.subjectObject Extraction - Algorithm-
dc.subjectReconfigurable Hardware - System-
dc.subjectPlatform GP1P-01 (General Purpose Image Processor)-
dc.rightsAcesso Abertopt_BR
dc.creatorPRINTES, André Luiz.-
dc.publisherUniversidade Federal de Campina Grandept_BR
dc.languageporpt_BR
dc.title.alternativeIntegrated circuit for non-homogeneous background extraction of dynamic images in real time.pt_BR
dc.identifier.citationPRINTES, André Luiz. Circuito integrado para extração de fundo não homogêneo de imagens dinâmicas em tempo real. 2002. 102f. (Dissertação de Mestrado em Engenharia Elétrica), Programa de Pós-Graduação em Engenharia Elétrica, Centro de Engenharia Elétrica e Informática , Universidade Federal de Campina Grande – Paraíba Brasil, 2002.pt_BR
Appears in Collections:Mestrado em Engenharia Elétrica.

Files in This Item:
File Description SizeFormat 
ANDRÉ LUIZ PRINTES - DISSERTAÇÃO PPGEE 2002.pdfAndré Luiz Printes - Dissertação PPGEE 20025.86 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.